onsemi (Ansemi)
画像はイメージの場合もございます。
商品詳細は仕様をご覧ください。
MC100EP51DTR2G ECL D-type flip-flop with reset input and differential clock

MC100EP51DTR2G

ECL D-type flip-flop with reset input and differential clock
部品番号
MC100EP51DTR2G
カテゴリー
Logic Devices > Flip Flops
メーカー/ブランド
onsemi (Ansemi)
カプセル化
TSSOP-8-3.0mm
パッキング
taping
パッケージの数
2500
説明
The MC10/100EP51 is a differential clocked D-type flip-flop with reset. The device is functionally identical to the EL51 and LVEL51 devices. The reset input is an asynchronous, level-triggered signal. Data enters the master portion of the flip-flop when the clock is low, then transfers to the slave portion, and thus transfers to the output on a positive transition of the clock. The EP51's differential clock input allows the device to be used as a falling-edge triggered flip-flop. The differential inputs employ clamping circuits to maintain stability under open-circuit input conditions. When left open, the CLK input will be pulled down to VEE and the CLKbar input will be biased at VCC / 2.
リクエスト引用
必須フィールドをすべて入力し、送信をクリックしてください。12 時間以内に電子メールでご連絡いたします。何か問題がございましたら、メッセージを残すか、[email protected] まで電子メールを送信してください。 できるだけ早く対応させていただきます。
在庫あり 75685 PCS
連絡先
のキーワード MC100EP51DTR2G
MC100EP51DTR2G 電子部品
MC100EP51DTR2G 売上
MC100EP51DTR2G サプライヤー
MC100EP51DTR2G ディストリビュータ
MC100EP51DTR2G データテーブル
MC100EP51DTR2Gの写真
MC100EP51DTR2G 価格
MC100EP51DTR2G オファー
MC100EP51DTR2G 最安値
MC100EP51DTR2G 検索
MC100EP51DTR2G を購入中
MC100EP51DTR2G チップ